Какой метод заложен в основу архитектуры risc микропроцессоров? 1) сокращение набора команд процессора за счет моделирования сложных команд обращения к памяти посредством более простых и быстрых команд работы с регистрами 2) введение нескольких параллельно работающих алу конвейерного типа и разбиение кажцой сложной команды на подоперации, которые могут исполняться в параллельно конвейерном режиме 3) механизм параллельной обработки структурированных данных (массивов, матриц) за счет использования циклических команд повтора (repeated instruction set computer) 4) механизм разгона ядра процессора, позволяющий работать на более высоких частотах, что повышает быстродействие, но снижает надежность 5) ускорение выполнения команд за счет перехода на медные проводники
Reduced Instruction Set Computing (technology) — вычисления с сокращённым набором команд. Архитектура процессоров, построенная на основе сокращённого набора команд. Характеризуется наличием команд фиксированной длины, большого количества регистров, операций типа регистр-регистр, а также отсутствием косвенной адресации. Концепция RISC разработана Джоном Коком (John Cocke) из IBM Research, название придумано Дэвидом Паттерсоном (David Patterson).Самая распространённая реализация этой архитектуры представлена процессорами серии PowerPC, включая G3, G4 и G5. Довольно известная реализация данной архитектуры — процессоры серий MIPS и Alpha.